1

# 게이트 수준 모델링(1)

# Kyung-Wook Shin kwshin@kumoh.ac.kr

#### School of Electronic Eng., Kumoh National Institute of Technology

Verilog HDL게이트 수준 모델링K. W. SHIN

## **Learning Map**

2



Verilog HDL

게이트 수준 모델링

K. W. SHIN

## 3.0 게이트 및 스위치 프리미티브

3

- predefined primitives
  - ❖ 정의나 선언 없이 사용 가능
  - ❖ 모듈 내에서만 사용 가능
    - ▶ initial과 always 구문 내부에서는 사용 불가

#### 표 3.1 Verilog에서 제공되는 게이트 및 스위치 프리미티브

| n-input<br>gates | n-output<br>gates | three-state<br>gates | pull gates | MOS<br>switches | bidirectional<br>switches |
|------------------|-------------------|----------------------|------------|-----------------|---------------------------|
| and              | buf               | bufif0               | pulldown   | cmos            | rtran                     |
| nand             | not               | bufif1               | pullup     | nmos            | rtranif0                  |
| nor              |                   | notif0               |            | pmos            | rtranif1                  |
| or               |                   | notif1               |            | rcoms           | tran                      |
| xnor             |                   |                      |            | rnmos           | tranif0                   |
| xor              |                   |                      |            | rpmos           | tranif1                   |

Verilog HDL

게이트 수준 모델링

K. W. SHIN

## 3.1 게이트 프리미티브

4

- gate primitives
  - ❖ 인스턴스 구문

```
primitive_gate_name [#(n1,n2)][instance_name](output, input1, ..);
```

- ❖ #(n1,n2) : 게이트 프리미티브의 지연. default 지연값은 0
  - ▶ n1 : 상승지연, n2 : 하강지연
  - ➤ min(n1, n2) : 출력이 x (unknown)로 변할 때의 지연
- ❖ instance\_name : 생략 가능
- ❖ 포트 연결 :
  - ▶ 순서에 의한 매핑만 사용 가능 (이름에 의한 포트 매핑 불가능)
  - ▶ 출력 포트가 처음에 오며, 입력 신호들은 임의의 순서로 나열

Verilog HDL 게이트 수준 모델링 K. W. SHIN

## 3.1 게이트 프리미티브

5

| and 케이트 |   |   |   |   |  |  |
|---------|---|---|---|---|--|--|
| and     | 0 | 1 | х | z |  |  |
| 0       | 0 | 0 | 0 | 0 |  |  |
| 1       | 0 | 1 | х | х |  |  |
| х       | 0 | х | х | х |  |  |
| z       | 0 | х | x | х |  |  |

| 07 - 11 - 11 - |   |   |   |   |  |
|----------------|---|---|---|---|--|
| or             | 0 | 1 | х | z |  |
| 0              | 0 | 1 | х | х |  |
| 1              | 1 | 1 | 1 | 1 |  |
| х              | х | 1 | х | х |  |
| z              | х | 1 | х | х |  |

or 게이트

| nand 게이트 |   |   |   |   |  |
|----------|---|---|---|---|--|
| nand     | 0 | 1 | х | z |  |
| 0        | 1 | 1 | 1 | 1 |  |
| 1        | 1 | 0 | x | х |  |
| х        | 1 | x | x | х |  |
| z        | 1 | х | х | х |  |

| nor 케이트 |   |   |   |   |  |  |
|---------|---|---|---|---|--|--|
| nor     | 0 | 1 | х | z |  |  |
| 0       | 1 | 0 | х | х |  |  |
| 1       | 0 | 0 | 0 | 0 |  |  |
| х       | х | 0 | х | х |  |  |
| z       | х | 0 | х | х |  |  |

Verilog HDL

게이트 수준 모델링

K. W. SHIN

## 3.1 게이트 프리미티브

6

| xor 게이트 |   |   |   |   |  |  |
|---------|---|---|---|---|--|--|
| xor     | 0 | 1 | х | z |  |  |
| 0       | 0 | 1 | x | х |  |  |
| 1       | 1 | 0 | x | х |  |  |
| х       | x | х | x | х |  |  |
| z       | х | х | x | х |  |  |

| xnor 게이트 |   |   |   |   |  |  |
|----------|---|---|---|---|--|--|
| xnor     | 0 | 1 | х | z |  |  |
| 0        | 1 | 0 | x | х |  |  |
| 1        | 0 | 1 | x | х |  |  |
| х        | x | x | x | х |  |  |
| z        | х | х | х | х |  |  |

Verilog HDL 게이트 수준 모델링 K. W. SHIN

#### 3.1 게이트 프리미티브

7

예 3.1.1

```
// 2입력 and 게이트
          U1(out1, a, b);
and
                              // 인스턴스 이름을 생략한 경우
           (out2, a, b);
nand
          U3(out3, a, b, c);
                             // 3입력 or 게이트
or
                             // 2입력 nor 게이트
nor #(2)
         U4(out4, a, b);
xor #(3, 4) U5(out5, c, b, a);
                             // 3입력 xor 게이트
xnor
         U6(out6, a, b);
                             // 2입력 xnor 게이트
nor #2
         G5(y5, a0, a1), (y6, a1, a2), (y7, a2, a3);
// multiple instantiations
```

Verilog HDL

게이트 수준 모델링

K. W. SHIN

### 3.1 게이트 프리미티브

8

#### 🧧 예 3.1.2 🦳 게이트 프리미티브를 이용한 1비트 전가산기 모델링

```
module full adder g(a, b, cin, sum, cout);
 input a, b, cin;
 output sum, cout;
 wire
       s1, c1, c2;
                      // 인스턴스 이름이 생략됨
        (s1, a, b);
 xor
                        // 인스턴스 이름이 생략됨
        (c1, a, b);
 and
 and G3 (c2, s1, cin);
 xor G4 (sum, s1, cin);
 xor G5 (cout, c1, c2);
endmodule
                                                            sum
                          cin -
                                                            cout
```

**Verilog HDL** 

게이트 수준 모델링

K. W. SHIN